首页 > 专利 > 上海新储集成电路有限公司 > 一种混合内存的硬件实现系统及方法专利详情

一种混合内存的硬件实现系统及方法   0    0

有效专利 查看PDF
专利申请流程有哪些步骤?
专利申请流程图
申请
申请号:指国家知识产权局受理一件专利申请时给予该专利申请的一个标示号码。唯一性原则。
申请日:提出专利申请之日。
2015-10-23
申请公布
申请公布指发明专利申请经初步审查合格后,自申请日(或优先权日)起18个月期满时的公布或根据申请人的请求提前进行的公布。
申请公布号:专利申请过程中,在尚未取得专利授权之前,国家专利局《专利公报》公开专利时的编号。
申请公布日:申请公开的日期,即在专利公报上予以公开的日期。
2016-03-30
授权
授权指对发明专利申请经实质审查没有发现驳回理由,授予发明专利权;或对实用新型或外观设计专利申请经初步审查没有发现驳回理由,授予实用新型专利权或外观设计专利权。
2018-06-29
预估到期
发明专利权的期限为二十年,实用新型专利权期限为十年,外观设计专利权期限为十五年,均自申请日起计算。专利届满后法律终止保护。
2035-10-23
基本信息
有效性 有效专利 专利类型 发明专利
申请号 CN201510698601.9 申请日 2015-10-23
公开/公告号 CN105373348B 公开/公告日 2018-06-29
授权日 2018-06-29 预估到期日 2035-10-23
申请年 2015年 公开/公告年 2018年
缴费截止日
分类号 G06F3/06 主分类号 G06F3/06
是否联合申请 独立申请 文献类型号 B
独权数量 1 从权数量 9
权利要求数量 10 非专利引证数量 0
引用专利数量 4 被引证专利数量 0
非专利引证
引用专利 CN102436427A、CN101567221A、US8724423B1、US8854908B1 被引证专利
专利权维持 2 专利申请国编码 CN
专利事件 事务标签 公开、实质审查、授权
申请人信息
申请人 第一申请人
专利权人 上海新储集成电路有限公司 当前专利权人 上海新储集成电路有限公司
发明人 景蔚亮、叶勇 第一发明人 景蔚亮
地址 上海市金山区亭卫公路6505号2幢8号 邮编 201506
申请人数量 1 发明人数量 2
申请人所在省 上海市 申请人所在市 上海市金山区
代理人信息
代理机构
专利代理机构是经省专利管理局审核,国家知识产权局批准设立,可以接受委托人的委托,在委托权限范围内以委托人的名义办理专利申请或其他专利事务的服务机构。
上海申新律师事务所 代理人
专利代理师是代理他人进行专利申请和办理其他专利事务,取得一定资格的人。
俞涤炯
摘要
本发明涉及存储器领域,尤其涉及一种混合内存的硬件实现系统及方法。混合内存至少包括:N个DRAM存储器,按照DRAM存储单元保持时间将DRAM存储器划分为主要分布区和尾端分布区,N为正整数;至少一个NCM存储器,能够替代存储DRAM存储器中的尾端分布区存储的数据;地址查找转换模块,预存包括DRAM存储器中尾端分布区存储数据的地址信息以及与之对应的NCM存储器中用以替代存储DRAM存储器中尾端分布区数据的地址信息;控制模块,以获取并根据地址信息与地址映射关系判断系统数据的输出通路的来源,且控制模块根据输出通路的来源生成并输出控制信号;多路选择器,分别与控制模块、DRAM存储器、NCM存储器连接,接收并根据控制信号选择数据进行输出。
  • 摘要附图
    一种混合内存的硬件实现系统及方法
  • 说明书附图:图1
    一种混合内存的硬件实现系统及方法
  • 说明书附图:图2a
    一种混合内存的硬件实现系统及方法
  • 说明书附图:图2b
    一种混合内存的硬件实现系统及方法
  • 说明书附图:图3
    一种混合内存的硬件实现系统及方法
  • 说明书附图:图4a
    一种混合内存的硬件实现系统及方法
  • 说明书附图:图4b
    一种混合内存的硬件实现系统及方法
  • 说明书附图:图5a
    一种混合内存的硬件实现系统及方法
  • 说明书附图:图5b
    一种混合内存的硬件实现系统及方法
  • 说明书附图:图6
    一种混合内存的硬件实现系统及方法
  • 说明书附图:图7
    一种混合内存的硬件实现系统及方法
  • 说明书附图:图8
    一种混合内存的硬件实现系统及方法
法律状态
序号 法律状态公告日 法律状态 法律状态信息
1 2018-06-29 授权
2 2016-03-30 实质审查的生效 IPC(主分类): G06F 3/06 专利申请号: 201510698601.9 申请日: 2015.10.23
3 2016-03-02 公开
权利要求
权利要求书是申请文件最核心的部分,是申请人向国家申请保护他的发明创造及划定保护范围的文件。
1.一种混合内存的硬件实现系统,其特征在于,所述硬件实现系统包括:
N个DRAM存储器,按照DRAM存储单元保持时间将所述DRAM存储器划分为主要分布区和尾端分布区,N为正整数;
至少一个NCM存储器,与所述DRAM存储器连接,能够替代存储所述DRAM存储器中的尾端分布区存储的数据;
地址查找转换模块,分别与所述DRAM存储器、所述NCM存储器连接,且所述地址查找转换模块中预存包括所述DRAM存储器中尾端分布区存储数据的地址信息以及与之对应的NCM存储器中用以替代存储所述DRAM存储器中尾端分布区数据的地址信息;
控制模块,与所述地址查找转换模块连接,以获取并根据所述地址信息与地址映射关系判断系统数据的输出通路的来源,且所述控制模块根据所述输出通路的来源生成并输出控制信号;
多路选择器,分别与所述控制模块、所述DRAM存储器、所述NCM存储器连接,接收并根据所述控制信号选择数据进行输出。

2.根据权利要求1所述的混合内存的硬件实现系统,其特征在于,所述NCM存储器为N个,每一个所述DRAM存储器均与一个所述NCM存储器连接。

3.根据权利要求1所述的混合内存的硬件实现系统,其特征在于,所述硬件实现系统包括:
逻辑检测模块,与所述DRAM存储器连接,定期检测并确定所述DRAM存储器尾端分布区与所述主要分布区的保持时间界限,同时判断位于DRAM存储器中所述尾端分布区存储数据的地址信息。

4.根据权利要求1所述的混合内存的硬件实现系统,其特征在于,所述地址查找转换模块包括:
DRAM地址存储阵列,存储有所述DRAM存储器中被替代的尾端分布区存储数据的地址信息;
NCM地址存储阵列,存储有替代所述DRAM存储器中尾端分布区存储数据的NCM存储器的地址信息。

5.根据权利要求4所述的混合内存的硬件实现系统,其特征在于,所述系统还包括:
查找数据寄存器,与所述DRAM地址存储阵列连接,以及
当需要在所述地址查找转换模块中实现DRAM地址查找时,将所述DRAM地址输入至所述查找数据寄存器,所述查找数据寄存器将所述DRAM地址转化为匹配数据线,于所述存储阵列中进行逐一匹配。

6.根据权利要求5所述的混合内存的硬件实现系统,其特征在于,所述系统还包括:
读出感应放大器,分别与所述DRAM地址存储阵列、所述控制模块连接,以及所述读出感应放大器根据匹配的结果读出匹配数据。

7.根据权利要求6所述的混合内存的硬件实现系统,其特征在于,所述系统还包括:所述读出感应放大器通过读匹配线的结果判断所述DRAM地址存储阵列中是否存在匹配的所述DRAM地址。

8.根据权利要求6所述的混合内存的硬件实现系统,其特征在于,所述系统还包括:
译码器,分别与所述读出感应放大器、所述NCM地址存储阵列、所述控制模块连接,以及当所述DRAM地址存储阵列中存在相匹配的所述DRAM地址的时候,译码器对所述匹配的数据进行译码并转化为所述NCM地址存储阵列的地址。

9.一种混合内存的硬件实现方法,其特征在于,所述硬件实现方法包括:
步骤S1:发送数据请求分别至DRAM存储器、地址查找转换模块;
步骤S2:所述地址查找转换模块接收所述数据请求的物理地址,并判断所述数据请求的物理地址是否存在于所述地址查找转换模块中的DRAM地址列表;若是,则执行步骤S3,若不是,则执行步骤S4;
步骤S3:控制模块产生控制信号并发送至多路选择器,多路选择器根据所述控制信号选择于NCM存储器的数据进行输出,并将匹配的DRAM地址对应的NCM物理地址发送至NCM存储器中;
步骤S4:控制模块将所述DRAM存储器中读取的数据经所述多路选择器输出至数据总线上。

10.根据权利要求9所述的混合内存的硬件实现方法,其特征在于,所述硬件实现方法还包括:
步骤S31:于步骤S3之后,所述NCM存储器根据所述NCM物理地址读取数据,并将读取的数据经多路选择器输出至数据总线。
说明书

技术领域

[0001] 本发明涉及存储器领域,尤其涉及一种混合内存的硬件实现系统及方法。

背景技术

[0002] 在过去几十年,动态随机存储器(Dynamic Random Access Memory,DRAM)成本随着摩尔定律不断降低。但随着特征尺寸越来越小,芯片对功耗的要求越来越高,由于DRAM存储电容漏电因此每隔一段时间就必须刷新一次,刷新功耗越来越大,图1为现有技术中DRAM刷新功耗的比重及趋势示意图,如图1所示,DRAM刷新功耗随着DRAM容量的增加而进一步增加。DRAM的刷新周期是由其存储单元中电荷的保持时间决定的。
[0003] 图2a-2b为现有技术中DRAM保持时间分布示意图;其中图2a为整体分布预览图,图2b为尾段分布图,保持时间分布主要包括两部分,一部分是主要分布区(main distribution),另一部分为尾端分布区(tail distribution),示意图如图2a-2b所示。图中可以看出,大多数存储单元的保持时间可以达到1s甚至更长时间,而只有不足1%的存储单元分布在尾端,它们的保持时间低于1s,甚至不到100ms。然而决定DRAM刷新时间的恰恰是分布在尾端的保持数据能力最差的存储单元(tail bit)。目前,DRAM存储芯片的刷新周期为64ms,128ms,256ms等。刷新操作不仅会产生刷新功耗,同时也会降低DRAM性能,因为执行刷新操作时系统是不能够对DRAM进行访问的。
[0004] 图3为现有技术中一种混合DRAM结构示意图,目前有一种提高刷新周期的方法就是采用混合内存的方式,添加非易失性的新型存储器,如图3所示。在DRAM非繁忙状态下将存储在DRAM尾端分布区的存储单元中的数据转移至新型存储器中,然后提高DRAM刷新周期,从而能够大大降低DRAM的刷新功耗,提高DRAM的性能。
[0005] 这种技术方案还有许多问题没有解决,比如当内存控制器向混合内存请求数据时,发送了一个地址到混合内存,混合内存如何确定该地址所对应的数据是存储在NCM中,还是存储在DRAM中,NCM的物理地址与DRAM的物理地址又是如何实现映射的,这都是添加NCM存储的技术漏洞。

发明内容

[0006] 针对现有技术中NCM实现混合内存存在的漏洞,本发明提供了一种混合内存的硬件实现系统及方法,提升DRAM阵列的刷新周期,降低刷新功耗。
[0007] 本发明采用如下技术方案:
[0008] 一种混合内存的硬件实现系统,所述硬件实现系统包括:
[0009] N个DRAM存储器,按照DRAM存储单元保持时间将所述DRAM存储器划分为主要分布区和尾端分布区,N为正整数;
[0010] 至少一个NCM存储器,与所述DRAM存储器连接,能够替代存储所述DRAM存储器中的尾端分布区存储的数据;
[0011] 地址查找转换模块,分别与所述DRAM存储器、所述NCM存储器连接,且所述地址查找转换模块中预存包括所述DRAM存储器中尾端分布区存储数据的地址信息以及与之对应的NCM存储器中用以替代存储所述DRAM存储器中尾端分布区数据的地址信息;
[0012] 控制模块,与所述地址查找转换模块连接,以获取并根据所述地址信息与所述地址映射关系判断所述系统数据的输出通路的来源,且所述控制模块根据所述输出通路的来源生成并输出控制信号;
[0013] 多路选择器,分别与所述控制模块、所述DRAM存储器、所述NCM存储器连接,接收并根据所述控制信号选择数据进行输出。
[0014] 优选的,所述NCM存储器为N个,每一个所述DRAM存储器均与一个所述NCM存储器连接。
[0015] 优选的,所述硬件实现包括:
[0016] 逻辑检测模块,与所述DRAM存储器连接,定期检测并确定所述DRAM存储器尾端分布区与所述主要分布区的保持时间界限,同时判断位于DRAM存储器中所述尾端分布区存储数据的地址信息。
[0017] 优选的,所述地址查找转换模块包括:
[0018] DRAM地址存储阵列,存储有所述DRAM存储器中被替代的尾端分布区存储数据的地址信息;
[0019] NCM地址存储阵列,存储有替代所述DRAM存储器中尾端分布区存储数据的NCM存储器的地址信息。
[0020] 优选的,所述系统还包括:
[0021] 查找数据寄存器,与所述DRAM地址存储阵列连接,以及
[0022] 当需要在所述地址查找转换模块中实现DRAM地址查找时,将所述DRAM地址输入至所述查找数据寄存器,所述查找数据寄存器将所述DRAM地址转化为匹配数据线,于所述存储阵列中进行逐一匹配。
[0023] 优选的,所述系统还包括:
[0024] 读出感应放大器,分别与所述DRAM地址存储阵列、所述控制模块连接,以及[0025] 所述读出感应放大器根据匹配的结果读出匹配数据。
[0026] 优选的,所述系统还包括:所述读出感应放大器通过读匹配线的结果判断所述DRAM地址存储阵列中是否存在匹配的所述DRAM地址。
[0027] 优选的,所述系统还包括:
[0028] 译码器,分别与所述读出感应放大器、所述NCM地址存储阵列、所述控制模块连接,以及
[0029] 当所述DRAM地址存储阵列中存在相匹配的所述DRAM地址的时候,译码器对所述匹配的数据进行译码并转化为所述NCM地址存储阵列的地址。
[0030] 一种混合内存的硬件实现方法,所述硬件实现方法包括:
[0031] 步骤S1:发送数据请求分别至DRAM存储器、地址查找转换模块;
[0032] 步骤S2:所述地址查找转换模块接收所述数据请求的物理地址,并判断所述请求数据的物理地址是否存在于所述地址查找转换模块中的DRAM地址列表;若是,则执行步骤S3,若不是,则执行步骤S4。
[0033] 步骤S3:控制模块产生控制信号并发送至多路选择器,多路选择器根据所述控制信号选择于NCM存储器的数据进行输出,并将匹配的DRAM地址对应的NCM物理地址发送至NCM存储器中。
[0034] 步骤S4:控制模块将所述DRAM存储器中读取的数据经所述多路选择器输出至数据总线上。
[0035] 优选的,所述硬件实现方法还包括:
[0036] 步骤S31:于步骤S3之后,所述NCM存储器根据所述NCM物理地址读取数据,并将读取的数据经多路选择器输出至数据总线。
[0037] 本发明的有益效果是:
[0038] 本发明提出了一种混合内存的具体硬件实现方法,通过地址查找转换表来存储DRAM地址和NCM地址的映射关系,通过查找结果控制数据输出来自DRAM或NCM。本发明这种硬件实现方法对混合内存的性能影响非常小,但却可以获得DRAM阵列的刷新周期的提升,降低刷新功耗。

实施方案

[0047] 需要说明的是,在不冲突的情况下,下述技术方案,技术特征之间可以相互组合。
[0048] 下面结合附图对本实用新型的具体实施方式作进一步的说明:
[0049] 实施例一
[0050] 图4a-4b为本实施例两种混合内存结构实施例一的示意图,本实施例提出了一种混合内存的具体硬件实现方式。本实施例这种混合内存包括传统的DRAM存储区和新型存储器(NCM)区,所述DRAM存储区与NCM存储区的最小存取位宽应保持一致,例如目前对DRAM一次读取操作可以读出64位数据,那么对NCM一次读取操作也应该读出64位数据。一般内存都会由多个DRAM芯片组成从而可以并行处理,加快DRAM存取速度和增加数据带宽。
[0051] 混合内存会有两种结构:第一种是仅有一颗NCM存储芯片,如附图4a所示,假设单颗DRAM芯片的数据位宽为n,DRAM芯片个数为N,那么对DRAM总的数据位宽M为n*N,NCM存储芯片的位宽也即为M;第二种是每一颗DRAM芯片都有一颗数据替换的NCM芯片,如附图4b所示,每一颗NCM芯片的位宽与单个DRAM芯片保持一致。如果采用第一种结构,好处是混合内存主板上的芯片较少,DRAM与NCM之间地址映射转换也更容易实现,缺点是对NCM容量要求大,因为只要某一颗DRAM芯片所存储的数据位于尾端分布区,就需要将连同其他DRAM芯片相同地址上的数据(保证一致的数据存取位宽)一起转存到NCM芯片中。
[0052] 由于DRAM存储单元保持时间分布的随机性,当刷新周期提高时会有更多的数据转存到NCM,从而导致混合内存系统性能的降低。如果采用第二种结构,每个DRAM芯片都有独立的数据替换的NCM芯片,因而每个DRAM芯片出现在尾端分布区的数据都会独自转存到各自的NCM芯片中,DRAM芯片之间不会相互影响,因此对单个NCM芯片的存储容量要求小,但缺点是每个DRAM芯片及其对应的NCM芯片都需要额外的地址映射转换,实现上要复杂的多,而且混合内存主板上的芯片数量增多,增加了布线,制造成本会上升。不失一般性,将DRAM芯片统称为DRAM区,将NCM芯片统称为NCM区。
[0053] 例如,DRAM区的存储容量为V_d,NCM区的存储容量为V_n,那么应有V_d远大于V_n。系统处理器能访问的整个混合内存的容量即为DRAM区的存储容量V_d,因为所述NCM仅用于替代DRAM尾端分布存储单元所在地址上的数据。混合内存中应当有逻辑检测模块,用于定期检测并确定尾端分布区和主要分布区的保持时间界限,判断位于DRAM中尾端分布区存储单元所在地址信息。当混合DRAM处于非繁忙状态,将位于DRAM尾端分布存储单元所在地址上的数据存储于NCM中指定地址的存储单元,然后提高DRAM的刷新周期,当系统下次再访问所述位于DRAM尾端分布存储单元所在地址上的数据时,仅读取所述NCM中指定地址上的数据。
[0054] 图5a-5b为本实施例混合内存的硬件实现结构图,本实施例这种混合内存的具体硬件实现结构如附图5a所示,其中1为地址查找转换表,2为控制模块,3为多路选择器模块,图中忽略了访问混合内存的读写控制信号,但不影响对本实施例所述混合内存的具体硬件实现结构的阐述。所述地址查找转换表1记录了NCM存储替代DRAM存储的地址映射关系,即当提高了DRAM刷新周期时,DRAM中包含尾端分布存储单元的物理地址为addr1中的数据应转存到NCM中物理地址为addr2中的存储单元。那么,对应于DRAM的物理地址addr1就与对应于NCM的物理地址addr2就形成了一组地址映射关系,如图5b中的地址查找转换表。
[0055] 当某个时刻,DRAM物理地址addr1_n上的数据转存到了NCM物理地址为addr2_n上的存储单元中,那么应当更新地址查找转换表,建立由addr1_n到addr2_n的地址映射关系。相同的,如果DRAM工作在繁忙状态下,为了避免访问读取速度慢的NCM,会将NCM中所存储的数据写回至DRAM中指定地址上的存储单元中,降低刷新周期,那么此时也应当更新地址查找转换表,删除相应的地址映射关系。所述控制模块2是为了控制混合内存的数据输出通路是来自于NCM还是DRAM:如果系统请求数据的物理地址addr1存在于地址查找转换表1中对应于DRAM的地址列表,那么控制模块2发送控制信号至多路选择器3选择来自NCM中的数据2输出;如果系统请求的物理地址addr1不存在于地址查找转换表1中对应于DRAM的地址列表,那么控制模块2发送控制信号至多路选择器3选择来自DRAM中的数据1输出。
[0056] 图6为本实施例采用TCAM或CAM实现地址查找转换表的结构示意图;本实施例所述混合内存的具体硬件实现方法的关键就在于如何快速的在地址查找转换表中实现DRAM地址查找,使数据输出通路选择的控制信号必须在DRAM数据读出之前就绪。一种快速的实现查找和匹配的硬件电路就是内容可寻址存储器(Content Addressable Memory:CAM)电路或三重CAM(Ternary CAM:TCAM)。用CAM或者TCAM实现本实施例的地址查找转换表,具体实现结构如图6所示。
[0057] 其内部至少包含两个存储阵列,一个是DRAM物理地址addr1的查找阵列,另一个是NCM物理地址addr2的存储阵列,当需要在地址查找转换表中实现DRAM地址addr1,将addr1输入至查找数据寄存器,然后转化为匹配数据线SL和SLb进行匹配,读出感应放大器通过读匹配线ML的结果判断是否有匹配addr1的存储单元。通过CAM或者TCAM查找阵列能够在一个硬件时钟周期内完成查找数据的精确匹配,一旦匹配,读出感应放大器的结果再经过译码转化为addr2存储阵列的地址,从而将对应于addr1的NCM地址addr2输出。数据输出通路选择的控制信号可由读出感应放大器的结果(SML0,SML1,……,SMLn)通过或运算得到,即只要读出感应放大器的结果有一个为高电平(匹配),那么控制信号就为高电平,多路选择器的输出来自NCM的数据2,否则多路选择器的输出来自DRAM的数据1。综上所述,上述实现电路能够快速的实现DRAM地址查找,以及DRAM地址到NCM地址的转换。
[0058] 本实施例可以为混合内存的硬件实现系统,其中包括N个DRAM存储器,按照DRAM存储单元保持时间将DRAM存储器划分为主要分布区和尾端分布区,N为正整数;
[0059] 至少一个NCM存储器,与DRAM存储器连接,能够替代存储DRAM存储器中的尾端分布区存储的数据;
[0060] 地址查找转换模块,分别与DRAM存储器、NCM存储器连接,且地址查找转换模块中预存包括DRAM存储器中尾端分布区存储数据的地址信息以及与之对应的NCM存储器中用以替代存储DRAM存储器中尾端分布区数据的地址信息;
[0061] 控制模块,与地址查找转换模块连接,以获取并根据地址信息与地址映射关系判断系统数据的输出通路的来源,且控制模块根据输出通路的来源生成并输出控制信号;
[0062] 多路选择器,分别与控制模块、DRAM存储器、NCM存储器连接,接收并根据控制信号选择数据进行输出。
[0063] 本实施例中,地址查找转换模块可以包括地址查找转换表,DRAM存储区可以包括多个DRAM存储器,同理NCM存储区也可以包括多个或一个NCM存储器。
[0064] 本发明一个较佳的实施例中,NCM存储器为N个,每一个DRAM存储器均与一个NCM存储器连接。
[0065] 本发明一个较佳的实施例中,硬件实现包括:
[0066] 逻辑检测模块,与DRAM存储器连接,定期检测并确定DRAM存储器尾端分布区与主要分布区的保持时间界限,同时判断位于DRAM存储器中尾端分布区存储数据的地址信息。
[0067] 本发明一个较佳的实施例中,地址查找转换模块包括:
[0068] DRAM地址存储阵列,存储有DRAM存储器中被替代的尾端分布区存储数据的地址信息;
[0069] NCM地址存储阵列,存储有替代DRAM存储器中尾端分布区存储数据的NCM存储器的地址信息。
[0070] 本发明一个较佳的实施例中,系统还包括:
[0071] 查找数据寄存器,与DRAM地址存储阵列连接,以及
[0072] 当需要在地址查找转换模块中实现DRAM地址查找时,将DRAM地址输入至查找数据寄存器,查找数据寄存器将DRAM地址转化为匹配数据线,于存储阵列中进行逐一匹配。
[0073] 本发明一个较佳的实施例中,系统还包括:
[0074] 读出感应放大器,分别与DRAM地址存储阵列、控制模块连接,以及[0075] 读出感应放大器根据匹配的结果读出匹配数据。
[0076] 本发明一个较佳的实施例中,系统还包括:读出感应放大器通过读匹配线的结果判断DRAM地址存储阵列中是否存在匹配的DRAM地址。
[0077] 本发明一个较佳的实施例中,系统还包括:
[0078] 译码器,分别与读出感应放大器、NCM地址存储阵列、控制模块连接,以及[0079] 当DRAM地址存储阵列中存在相匹配的DRAM地址的时候,译码器对匹配的数据进行译码并转化为NCM地址存储阵列的地址。
[0080] 实施例二
[0081] 图7为本实施例一种混合内存的硬件实现方法实施例二的示意图,一种混合内存的硬件实现方法,硬件实现方法包括:
[0082] 步骤S1:发送数据请求分别至DRAM存储器、地址查找转换模块;
[0083] 步骤S2:地址查找转换模块接收数据请求的物理地址,并判断请求数据的物理地址是否存在于地址查找转换模块中的DRAM地址列表;若是,则执行步骤S3,若不是,则执行步骤S4。
[0084] 步骤S3:控制模块产生控制信号并发送至多路选择器,多路选择器根据控制信号选择于NCM存储器的数据进行输出,并将匹配的DRAM地址对应的NCM物理地址发送至NCM存储器中。
[0085] 步骤S4:控制模块将DRAM存储器中读取的数据经多路选择器输出至数据总线上。
[0086] 本发明一个较佳的实施例中,硬件实现方法还包括:
[0087] 步骤S31:于步骤S3之后,NCM存储器根据NCM物理地址读取数据,并将读取的数据经多路选择器输出至数据总线。
[0088] 图8为本实施例混合内存的访问流程示意图,本实施例混合内存的具体硬件实现方法流程图如图8所示,其步骤主要包括如下:
[0089] (1)系统向混合内存发送数据请求,数据请求的物理地址为addr1,一方面发送至DRAM存储区,一方面发送至地址查找转换表;
[0090] (2)判断地址addr1是否存在于地址查找转换表中对应于DRAM的地址列表:如果是,执行步骤3,如果不是,执行步骤4;
[0091] (3)控制模块发生控制信号至多路选择器选择自于NCM的数据输出,同时,将地址查找转换表中DRAM物理地址addr1对应的NCM物理地址addr2发送至NCM存储区中并读取数据,最后将NCM中读取的数据2经多路选择器输出到数据总线上。
[0092] (4)控制模块控制多路选择器选择来自DRAM的数据输出,不访问NCM,最后将DRAM中读取的数据1经多路选择器输出到数据总线上。
[0093] 如果读取数据最终来自于DRAM,那么相比传统的内存读取,本实施例混合内存的读取延时仅仅增加了数据经过多路选择器(3)的延时,相比从DRAM阵列中读出数据的延迟,由多路选择器(3)带来的延迟的增加可忽略不计。如果读取数据最终来自于NCM,虽然读取延迟相较于DRAM要慢得多,但NCM的容量要远小于DRAM,对混合内存性能的影响也很小,但带来的好处是刷新周期大大提高,由刷新所造成的功耗就会大大降低,同时刷新周期的提高也会使DRAM读写性能得到提高。
[0094] 综上所述,本发明提出了一种混合内存的具体硬件实现方法,通过地址查找转换表来存储DRAM地址和NCM地址的映射关系,通过查找结果控制数据输出来自DRAM或NCM。本发明这种硬件实现方法对混合内存的性能影响非常小,但却可以获得DRAM阵列的刷新周期的提升,降低刷新功耗。
[0095] 通过说明和附图,给出了具体实施方式的特定结构的典型实施例,基于本发明精神,还可作其他的转换。尽管上述发明提出了现有的较佳实施例,然而,这些内容并不作为局限。
[0096] 对于本领域的技术人员而言,阅读上述说明后,各种变化和修正无疑将显而易见。因此,所附的权利要求书应看作是涵盖本发明的真实意图和范围的全部变化和修正。在权利要求书范围内任何和所有等价的范围与内容,都应认为仍属本发明的意图和范围内。

附图说明

[0039] 图1为现有技术中DRAM刷新功耗的比重及趋势示意图;
[0040] 图2a-2b为现有技术中DRAM保持时间分布示意图;
[0041] 图3为现有技术中一种混合DRAM结构示意图;
[0042] 图4a-4b为本发明两种混合内存结构实施例一的示意图;
[0043] 图5a-5b为本发明混合内存的硬件实现结构图;
[0044] 图6为本发明采用TCAM或CAM实现地址查找转换表的结构示意图;
[0045] 图7为本发明一种混合内存的硬件实现方法实施例二的示意图;
[0046] 图8为本发明混合内存的访问流程示意图。
专利联系人(活跃度排行)
版权所有:盲专网 ©2023 zlpt.xyz  蜀ICP备2023003576号